طراحی ضرب کننده های دیجیتال سریال

پایان نامه
  • وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی
  • نویسنده سحر فاطمی
  • استاد راهنما محمد میمندی نژاد
  • تعداد صفحات: ۱۵ صفحه ی اول
  • سال انتشار 1390
چکیده

با توجه به سرعت پیشرفت و حرکت تکنولوژی به سمت مدارهای فشرده تر، لزوم داشتن سیستم هایی با مصرف توان و مساحت کمتر، بیش از پیش احساس می شود. بنابراین در طراحی سیستم های دیجیتال سعی در انتخاب پیاده سازی هایی است که مصرف توان و مساحت کمتری داشته باشند. ضرب کننده ها نیز که یکی از بلوک های پرکاربرد مدارهای دیجیتال هستند از این قاعده مستثنی نمی باشند، بنابراین در انتخاب نوع پیاده سازی آن ها که به صورت سری و موازی امکان پذیر است، ساختار سری که تعداد بلوک های کمتری دارد از نظر مصرف توان و مساحت اشغالی مناسب تر می باشد. مشکل پیاده سازی سری، سرعت پایین آن است که استفاده از پیاده سازی رقم- سریال این مشکل را بر طرف خواهد کرد. پایان نامه ی حاضر به بررسی انواع ضرب کننده ها پرداخته و ساختار ضرب کننده رقم- سریالی پیشنهاد داده است که علاوه بر کاهش تعداد بلوک های داخلی ضرب کننده و کاهش توان مصرفی، از افزایش تاخیر مدار نیز جلوگیری کرده است. از طرف دیگر ضرب کننده ها و سایر بلوک های پرکاربرد در ساخت فیلترهای دیجیتال به کار می روند. در انتخاب ساختار فیلتر دیجیتال، ساختار فیلتر با پاسخ ضربه نامحدود نسبت به ساختار با پاسخ ضربه محدود از لحاظ توان مصرفی و مساحت ارجحیت دارد. در این پایان نامه پیاده سازی این نوع فیلتر در ناحیه زیرآستانه برای کاهش مصرف توان و مقایسه عملکرد آن با نوع دیگر فیلتر دیجیتال و چالش های حاصل از این پیاده سازی مورد بررسی قرار می گیرد.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

طراحی ساختارهای بهبود یافته ضرب کننده دیجیتال

ضرب کننده دیجیتال بعنوان کندترین و پرمصرف ترین واحد در بین واحدهای محاسبه گر دیجیتال محسوب می شود. برای کاهش توان مصرفی و کاهش تاخیر دو راه کار کلی وجود دارد. یکی طراحی ساختاری ضرب کننده است، که در این پایان نامه سه ساختار پیشنهادی ارائه شده است که این ساختارها عبارتند از: gca multiplier، cca multiplier، dca multiplier این ساختارها به نحوی طراحی شده اند که ورودی ها از کمترین تعداد واحد جمع کنند...

15 صفحه اول

طراحی و شبیه سازی ضرب کننده سریال تپشی برای اعداد طولانی با vhdl

در این کار روند طراحی و مدلسازی یک ضرب کننده سریال تپشی برای اعداد بدون علامت با کمک زبان توصیف سخت افزار vhdl بر روی fpga بررسی می شود. در این روش حاصل ضرب به صورت کامل بدون وارد کردن کلمه صفر بین دو داده متوالی، روی خطوط خروجی ظاهر می شود. ضرب کننده پیشنهادی بر اساس یک ضرب کننده سری/موازی که با بهره وری 100% کار می کند، پایه گذاری شده است، که محاسبات قسمت کم ارزش و قسمت پرارزش حاصل در دو مرحل...

متن کامل

نگاهی نو به طراحی کتابخانه های دیجیتال: کاربرد هستی شناسی در طراحی کتابخانه های دیجیتال معنایی

هدف / زمینه: کتابخانة‎ دیجیتال، مجموعه‎ای یکپارچه از منابع و خدمات الکترونیکی برای گردآوری، سازماندهی، حفاظت و بازیابی اطلاعات به شکل دیجیتال است. ظهور وب معنایی و هستی‎شناسی در عصر حاضر، سبب ایجاد تحول در کتابخانه‎های دیجیتال و طراحی کتابخانه‎های دیجیتال معنایی شده است. در این راستا، مقالة حاضر در نظر دارد به بررسی کاربردهای هستی‎شناسی در طراحی کتابخانه‎های دیجیتال معنایی بپردازد.روش: هس...

متن کامل

طراحی ضرب کننده فرکانسی بر اساس حلقه قفل شده تاخیر دیجیتالی و با سرعت بالا

Lock and settling times are two parameters which are of high importance in design of DLL-based frequency multipliers. A new architecture for DLL-based frequency multipliers in digital domain is designed in this paper. In the proposed architecture instead of using charge pump, phase frequency detector and loop filter a digital signal processor is used. Gradient algorithm is used in the proposed ...

متن کامل

طراحی و ساخت درایو کنترل کننده سرعت موتور القایی با روش V/f به کمک پردازنده سیگنال دیجیتال توسط کنترل کننده های هوشمند

  در این مقاله طراحی و ساخت کنترل سرعت موتور القایی سه فاز با روش V/f توسط کنترل کننده تناسبی- انتگرالی تنظیم شده با الگوریتم ژنتیک وکنترل کننده فازی در شرایط مختلف کاری مطرح می گردد و عملکرد این دو کنترل کننده در شرایط مختلف کاری، مانند تغییرات پله در سرعت مرجع یا در گشتاور بار به صورت عملی با هم مقایسه می شوند. پیاده­سازی کنترل­کننده ارایه شده در این مقاله، بر اساس پردازنده دیجیتال بوده و از ...

متن کامل

طراحی ضرب کننده فرکانسی بر اساس حلقه قفل شده تاخیر دیجیتالی و با سرعت بالا

یکی از چالش­های مهم در طراحی ضرب کننده­های فرکانسی براساس حلقه قفل شده تاخیر، کم کردن زمان قفل شدن و همگرایی مدار است. در همین راستا یک ضرب کننده فرکانسی کاملا جدید و دیجیتالی با سرعت قفل شدن بالا در این مقاله طراحی شده است. در این طراحی از  یک پردازنده دیجیتالی به جای مدارات آشکار ساز فاز-فرکانس، پمپ بار و فیلتر حلقه استفاده شده است. با توجه به این تغییرات، ساختار ارائه شده دارای زمان قفل شدن ...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023